其一:高速信号的理解和使用。随着CPU主频、DDR频率、Serdes接口频率等的不断提升。对信号完整性和电源完整性的要求越来越高,
硬件工程师必须对高速信号有清晰的认知,并能使用仿真工具对高速信号进行仿真。 举个简单的例子,如果你具备DDR4/DDR5硬件设计中PI/SI的仿真、实践和测试能力,你就可以拿远高于 问题中提及的9k 月薪。 其二:DC-DC电源的应用和设计。 模块化电源或者参考电路和PCB设计的引入,弱化了
硬件工程师的上岗门槛,但其实5%、10% 纹波(Ripple)或噪声(Noise)要求的实现和优化,对硬件工程师或者
电源工程师的要求一点都不低,而且优化的需求一直会存在下去。 因为工作的频率在增加、工作电平在降低,对应的margin越来越小。 其三:电磁兼容EMC和电磁干扰EMI设计。 其本质也是由于频率提升和空间缩写引发的。 手机硬件设计中SoC+DDR的访问,可能导致其谐波干扰RF等等,或者反之。 甚至可能影响周边设备。这些需要硬件工程师对电磁场理论有比较好的理解